Quiz Pra UAS Arsitektur Komputer Welcome to your Quiz Pra UAS Arsitektur Komputer NIMNama LengkapKelasMerupakan bagian komputer yang berfungsi membentuk operasi operasi aritmatika dan logik terhadap data adalah fungsi dari …ALUCUProsesorKontol busMemoryBila dua buah bilangan di tambahkan, dan keduanya positif atau keduanya negatif maka over flow akan terjadi jika dan hanya jika hasilnya memiliki tanda yangSamaBerlawananKeduanya positifKeduanya NegatifNormalKode ICC untuk fetch adalah …00011011011Kode ICC untuk indirect adalah …00011011011Kode ICC execute adalah …00011011011Berisi bit tanda hasil operasi aritmetika terakhir disebut …..SignZeroBorrowCarryFlagOperasi yang dihasilkan didalam carry (penambahan) kedalam bit yang lebih tinggi atau borrow (pengurangan)dari bit yang lebih tinggi disebut ….SignZeroBorrowCarryFlagDalam CPU, PC berisi alamat berikutnya yang akan diambil , kemudian dipindahkan keProgram Counter (PC)Memory Address Register (MAR)MBRBuffer I/OIRBerisi sebuah word data yang akan dituliskan kedalam memori atau word yang terakhir di bacaProgram Counter (PC)Memory Address Register (MAR)MBRBuffer I/OIRRegister berisi instruksi yang terakhir diambil adalah fungsi dari ….Instructions Register (IR)Program Counter (PC)Memory Address Register (MAR)MBRBuffer I/OElemen penting yang di gunakan oleh RISC sebag ai rancangan adalahSet instruksi yang terbatas dan sederhanaRegister general purpose yang berjumlah sedikitPenekanan pada pengoptimalan pipeline instruksiPenggunaan teknologi komp lemenMengoptimalkan pemakaian memoriCiri ciri RISC adalahInstruksi berukuran jamakUkuran yang umum adalah 8 ByteJumlah mode pengalamatan data yang sedikit (< 5 buah)Terdapat pengalamatan tak langsungTerdapat penggabungan operasiUkuran cache (Kbytes) untuk intel 80486 adalahDelapanEmpatTiga Puluh DuaEnam BelasSepuluhDalam memaksimalkan register dipakai pendekatanPendekatan perangkat eksternalPendekatan perangkat kerasPendekatan perangkat internalPendekatan fungsionalPendekatan strukturalPada mesin RISC tersedia register dalam jumlah16 32 buah32 64 buah8 16 buahdiatas 128 buah4 16 buahDua fase pada Pipelining RISCRead dan writeLoad dan executeInterrupt dan InstructionRead dan executeInstruction dan ExecuteYang termasuk dalam siklus didalam CPU adalahInstructionReadLoadWritePipelinePernyataan yang salah pada Karakteristik Arsitektur RISC adalahDengan menggunakan instruksi sederhana atau instruksi satu siklusRISC harus tidak boleh lebih kompleks dari CISCInstruksi mesin dapat di hardwareRISC lebih kompleks dari CISCInstruksi mesin tidak perle mengakses penyimpanan kontrolKarakteristik dari RISA yaitu ….Banyak instruksi per siklusAddress mode kompleksFormat Instruksi kompleksExecute instruksi lebih cepatFormat instruksi sederhanaInstruction Set adalah prosesPengambilan instruksiMelakukan operasi ALU dengan input Register dan output registerOperasi register ke memori atau memori ke registerPengaturan bus I/OOperasi antara ALU dan I/OTime is Up!